RISC-V เปิดประตูสู่คอมพิวเตอร์ 48 บิต

มีความสนใจเพิ่มขึ้นในหมู่ผู้ให้บริการซิลิคอนที่สนับสนุน RISC-V เพื่อแนะนำการประมวลผลแบบ 48 บิต

ในชิปแบบกำหนดเองเพื่อตอบสนองความต้องการเฉพาะของพวกเขาโฟกัสคำสั่งแบบยาว 48 บิตนั้นเป็นจุดกึ่งกลางระหว่าง 32 บิตและ 64 บิตซึ่งส่วนใหญ่เป็นจุดสนใจของชิปและชุดคำสั่งจนถึงปัจจุบัน

UFA Slot

“RISC-V ไม่ได้ส่งคำสั่ง 48 บิตใดๆ ในตอนนี้ แต่มีสมาชิกบางคนที่ทำตามคำแนะนำแบบกำหนดเองที่เป็นแบบ 48 บิต… และส่วนใหญ่ขับเคลื่อนด้วยค่ามัธยฐาน” มาร์ค ฮิเมลสไตน์ ประธานเจ้าหน้าที่ฝ่ายเทคโนโลยีของ RISC-V International กล่าวRISC-V เป็นสถาปัตยกรรมชุดคำสั่งโอเพนซอร์สที่บริษัทต่างๆ สามารถให้สิทธิ์ใช้งานฟรี แล้วปรับเปลี่ยนตามความต้องการของตนเอง

การออกแบบ RISC-V เป็นแบบโมดูลาร์ ซึ่งหมายความว่าบริษัทต่างๆ สามารถเพิ่มหรือลบโมดูลได้ตามความต้องการ ชุดคำสั่งเป็นเนื้อเยื่อทั่วไปที่สามารถเชื่อมโยงแกนประมวลผล ซึ่งอาจใช้สำหรับกราฟิก ปัญญาประดิษฐ์ การเข้ารหัสเวกเตอร์ ฯลฯ

SiFive ได้พัฒนาโปรเซสเซอร์ RISC-V ของตัวเองที่เรียกว่า P650 ซึ่งเปรียบเทียบกับชิป Cortex-77 ของ Arm Intel ยังทำงานร่วมกับ Barcelona Supercomputing Center เพื่อพัฒนาชิปประสิทธิภาพสูง RISC-V และลงทุนหลายพันล้านเหรียญเพื่อสร้างชิปตามสถาปัตยกรรมหลักทั้งหมด รวมถึง RISC-V

สถาปัตยกรรม RISC-V เป็นที่นิยมในคอนโทรลเลอร์และแอปพลิเคชันแบบฝัง ซึ่งส่วนใหญ่เป็นแบบ 16 บิตและ 32 บิต Himelstein กล่าวว่าคำสั่ง 48 บิตอาจรวบรวมไอน้ำในการประมวลผลแบบฝังตัว เขาเสริมว่ายังมีการสนทนาเกี่ยวกับคำสั่ง 128 บิตในชุมชน RISC-V

บริษัทต่างๆ ต้องพึ่งพาชุดคำสั่งจากผู้ค้ารายใหญ่ทุกๆ สองสามปี และต้องใช้เงินจำนวนมากหรือมีอิทธิพลเพื่อให้ได้ชิปที่ปรับแต่งได้ RISC-V ลดการพึ่งพานั้นและให้กรอบการทำงานฟรีเพื่อให้บริษัทต่างๆ สร้างชิปเพื่อตอบสนองความต้องการด้านคอมพิวเตอร์ของตนเอง Himelstein กล่าว

“เมื่อคุณต้องการเพิ่มจำนวนเฉพาะจำนวนมากหรืออะไรก็ตามในทะเบียน นั่นยากกว่าเพราะคุณมีบิตและสถานที่ที่จะใส่มันหมดแล้ว คนที่กำลังทำ 48 บิตมีขอบเขตที่ใหญ่มาก เหตุผลที่พวกเขาต้องการทำเช่นนั้นเป็นทางเลือกเดียวของพวกเขาคือการโหลดค่านั้นจากหน่วยความจำลงในรีจิสเตอร์แล้วเพิ่ม ถ้าพวกเขามีมันเป็นส่วนหนึ่งของสตรีมคำสั่ง พวกเขาก็ไม่ต้องทำอย่างนั้น และในภาระงานบางอย่าง นั่นเป็นประโยชน์” ฮิเมลสไตน์กล่าว

“เช่นเดียวกับในปัจจุบันที่เราอนุญาตให้ผสมคำสั่ง 16 บิตและ 32 บิตเข้าด้วยกัน พวกเขาอนุญาตให้ผสมคำสั่ง 16 บิต 32 บิตและ 48 บิตได้ มันอยู่ในกระแสคำสั่งปกติ” ฮิเมลสไตน์กล่าว

RISC-V พยายามสร้างการออกแบบโมดูลาร์ที่เรียบง่ายและสง่างาม และยังพยายามลดการแตกแฟรกเมนต์ด้วยข้อมูลจากชุมชน เป้าหมายคือไม่ทำผิดซ้ำซากจำเจ

“MIPS เริ่มต้นจากความเรียบง่ายและสง่างาม และกลายเป็นความซับซ้อน คุณมีคุณสมบัติต่างๆ มากมายในชิปต่างๆ ที่ผู้คนได้ลองใช้ในช่วงหลายปีที่ผ่านมาซึ่งพวกเขาคิดว่าดีหรือไม่ดี และชิปเหล่านั้นก็ผ่านไปแล้ว” ฮิเมลสไตน์กล่าว

RISC-V เป็นชุดทะเบียนมาตรฐานซึ่งเรียบง่ายและแบนราบ ฮิเมลสไตน์กล่าว พร้อมเสริมว่า “เราจะยืนหยัดบนไหล่ของยักษ์ใหญ่และเรียนรู้จากบทเรียนของพวกเขา”

ฮิเมลสไตน์ไม่แน่ใจเกี่ยวกับแอปพลิเคชันที่สมาชิก RISC-V จะใช้สำหรับคำสั่ง 48 บิต Kevin Krewell นักวิเคราะห์ของ Tirias Research ก็ไม่แน่ใจเหมือนกัน แต่บอกว่ามันอาจเป็นที่เก็บข้อมูล

“เวิร์กโหลดบางตัวต้องการมากกว่า 32 บิต แต่ไม่ต้องการใช้เลขทศนิยมเพราะพลังพิเศษและซิลิคอน อีกเหตุผลหนึ่งอาจเป็นพื้นที่ที่อยู่ขนาดใหญ่มากซึ่งจำเป็นสำหรับการจัดเก็บข้อมูลขนาดใหญ่มาก” Krewell กล่าว

บางคนอาจต้องการเรียกใช้การจัดการหน่วยความจำในซอฟต์แวร์ Krewell กล่าวเสริมว่า “ตัวประมวลผลแอปพลิเคชันมีฮาร์ดแวร์หน่วยจัดการหน่วยความจำเฉพาะ (MMU) เพื่อจัดการหน้าหน่วยความจำ การมีเส้นทางข้อมูล 48 บิตจะช่วยให้ซอฟต์แวร์สามารถจัดการอาร์เรย์หน่วยความจำขนาดใหญ่ได้โดยไม่ต้องใช้ MMU”

 

 

UFA Slot

Releated